Index of /frobinet/upv/1407499998.1408708852/report.32.46808111/V1:Hrec_hoft_16384Hz/
../
V1:SPRB_B4_PD_select_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_112MHz_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_112MHz_H_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_112MHz_Sum_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_112MHz_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_112MHz_V_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_12MHz_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_12MHz_H_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_12MHz_Sum_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_12MHz_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_12MHz_V_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_50MHz_H_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_50MHz_H_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_50MHz_SUM_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_50MHz_SUM_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_50MHz_V_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_50MHz_V_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_56MHz_H_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_56MHz_H_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_56MHz_SUM_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_56MHz_SUM_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_56MHz_V_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_56MHz_V_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_6MHz_H_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_6MHz_H_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_6MHz_SUM_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_6MHz_SUM_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_6MHz_V_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_6MHz_V_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_GALVO_H_CORR_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_GALVO_H_CORR_notsafe_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_GALVO_V_CORR_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_GALVO_V_CORR_notsafe_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_H_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_Sum_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD1_V_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_112MHz_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_112MHz_H_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_112MHz_Sum_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_112MHz_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_112MHz_V_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_12MHz_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_12MHz_H_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_12MHz_Sum_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_12MHz_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_12MHz_V_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_50MHz_H_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_50MHz_H_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_50MHz_SUM_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_50MHz_SUM_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_50MHz_V_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_50MHz_V_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_56MHz_H_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_56MHz_H_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_56MHz_SUM_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_56MHz_SUM_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_56MHz_V_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_56MHz_V_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_6MHz_H_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_6MHz_H_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_6MHz_SUM_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_6MHz_SUM_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_6MHz_V_I_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_6MHz_V_Q_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_GALVO_H_CORR_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_GALVO_H_CORR_notsafe_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_GALVO_V_CORR_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_GALVO_V_CORR_notsafe_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_H_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_Sum_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_B4_QD2_V_norm_0/ 21-Feb-2025 14:32 -
V1:SPRB_Clock_100MHz_mag_0/ 21-Feb-2025 14:32 -
V1:SPRB_Clock_100MHz_phi_0/ 21-Feb-2025 14:32 -
V1:SPRB_GALVO_gene_sum_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_B4_QD2_TX_err_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_B4_QD2_TY_err_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_B4_QD2_enbl_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_B4_QD2_enbl_safe_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_COIL_BL_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_COIL_BL_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_COIL_BR_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_COIL_BR_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_COIL_FL_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_COIL_FL_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_COIL_FR_H_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_COIL_FR_V_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_CfgChange_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_LVDT_BL_H_out_raw_1000Hz_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_LVDT_BL_V_out_raw_1000Hz_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_LVDT_BR_H_out_raw_1000Hz_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_LVDT_BR_V_out_raw_1000Hz_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_LVDT_FL_H_out_raw_1000Hz_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_LVDT_FL_V_out_raw_1000Hz_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_LVDT_FR_H_out_raw_1000Hz_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_LVDT_FR_V_out_raw_1000Hz_0/ 21-Feb-2025 14:32 -
V1:SPRB_LC_NOISE_flt_0/ 21-Feb-2025 14:32 -
perf/ 21-Feb-2025 14:32 -