Index of /frobinet/upv/1407499998.1408708852/report.0.46808086/V1:Hrec_hoft_16384Hz/
../
V1:AFC_Ctrl_CfgChange_0/ 21-Feb-2025 14:59 -
V1:AFC_Ctrl_elapsed_time_0/ 21-Feb-2025 14:59 -
V1:AFC_DRIFT_CTRL_ENBL_0/ 21-Feb-2025 14:59 -
V1:AFC_DRIFT_CTRL_ENBL_CORR_0/ 21-Feb-2025 14:59 -
V1:AFC_FF_PSD_X_NORM_0/ 21-Feb-2025 14:59 -
V1:AFC_FF_PSD_Y_NORM_0/ 21-Feb-2025 14:59 -
V1:AFC_FLT_CORR_FCEM_TX_0/ 21-Feb-2025 14:59 -
V1:AFC_FLT_CORR_FCEM_TY_0/ 21-Feb-2025 14:59 -
V1:AFC_FLT_CORR_FCIM_TX_0/ 21-Feb-2025 14:59 -
V1:AFC_FLT_CORR_FCIM_TY_0/ 21-Feb-2025 14:59 -
V1:AFC_GREEN_AA_ENBL_0/ 21-Feb-2025 14:59 -
V1:AFC_GREEN_AA_ENBL_CORR_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_AA_NOISE_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_BPC2_ENBL_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_BPC2_ENBL_CORR_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_BPC_CTRL_ENBL_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_BPC_CTRL_ENBL_CORR_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TX_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TX_CORR_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TX_INPUT_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TX_POST_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TX_PRE_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TX_SET_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TY_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TY_CORR_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TY_INPUT_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TY_POST_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TY_PRE_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCEM_AA_TY_SET_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TX_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TX_CORR_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TX_INPUT_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TX_POST_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TX_PRE_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TX_SET_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TY_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TY_CORR_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TY_INPUT_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TY_POST_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TY_PRE_0/ 21-Feb-2025 14:59 -
V1:AFC_GR_FCIM_AA_TY_SET_0/ 21-Feb-2025 14:59 -
V1:AFC_NF_PSD_X_NORM_0/ 21-Feb-2025 14:59 -
V1:AFC_NF_PSD_Y_NORM_0/ 21-Feb-2025 14:59 -
V1:ASC_Acl_CfgChange_0/ 21-Feb-2025 14:59 -
V1:ASC_Acl_elapsed_time_0/ 21-Feb-2025 14:59 -
V1:ASC_B1QPD_TRIGGER_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD1_50MHz_H_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD1_50MHz_H_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD1_50MHz_V_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD1_50MHz_V_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD1_H_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD1_H_scale_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD1_Sum_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD1_V_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD1_V_scale_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_50MHz_H_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_50MHz_H_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_50MHz_V_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_50MHz_V_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_56MHz_H_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_56MHz_H_I_NORM_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_56MHz_H_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_56MHz_V_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_56MHz_V_I_NORM_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_56MHz_V_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_H_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_H_scale_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_Sum_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_V_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD2_V_scale_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD_H_select_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QD_V_select_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QPD_TRIG_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QPD_TRIG_HI_0/ 21-Feb-2025 14:59 -
V1:ASC_B1p_QPD_TRIG_LO_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_18MHz_H_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_18MHz_H_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_18MHz_V_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_18MHz_V_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_6MHz_H_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_6MHz_H_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_6MHz_V_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_6MHz_V_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_8MHz_H_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_8MHz_H_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_8MHz_V_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_8MHz_V_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_H_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_Sum_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD1_V_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_14MHz_H_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_14MHz_H_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_14MHz_V_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_14MHz_V_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_18MHz_H_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_18MHz_H_I_NORM_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_18MHz_H_Q_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_18MHz_V_I_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_18MHz_V_I_NORM_0/ 21-Feb-2025 14:59 -
V1:ASC_B2_QD2_18MHz_V_Q_0/ 21-Feb-2025 14:59 -
perf/ 21-Feb-2025 14:59 -